上海:021-51875830 北京:010-51292078
南京:4008699035 西安:029-86699670
武汉:027-50767718 成都:4008699035
深圳:4008699035 广州:4008699035

课程表 联系我 在线聊 报名 付款 我们 QQ聊 切换宽屏
嵌入式OS--4G手机操作系统
嵌入式硬件设计
Altium Designer Layout高速硬件设计
开发语言/数据库/软硬件测试
芯片设计/大规模集成电路VLSI
其他类
 
   Prime Time & Design Compiler培训
   班级规模及环境--热线:4008699035 手机:15921673576( 微信同号)
       坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。
   上课时间和地点
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦
最近开课时间(周末班/连续班/晚班)
Prime Time & Design Compiler培训:2023年11月13日..(欢迎您垂询,视教育质量为生命!)
   实验设备
     ☆资深工程师授课

        ◆外地学员:代理安排食宿(需提前预定)
        ☆注重质量
        ☆边讲边练

        ☆合格学员免费推荐工作

        
        专注高端培训17年,曙海提供的课程得到本行业的广泛认可,学员的能力
        得到大家的认同,受到用人单位的广泛赞誉。

        ★实验设备请点击这儿查看★
   最新优惠
       ◆在读学生凭学生证,可优惠500元。
   质量保障

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、培训结束后免费提供半年的技术支持,充分保证培训后出效果;
        3、培训合格学员可享受免费推荐就业机会。

  Prime Time & Design Compiler培训


第一阶段 Prime Time

Unit 1

??设计是否满足时序要求?
??对象、属性、集合?
??时序报告中的约束?
??时序报告中的时序弧
??报告路径的控制?

Unit 2 ?

??报告小结?
??生成setup文件和运行脚本?
??运行脚本验证?
??了解设计中的时钟?

Unit 3?

??分析类型并反标?
??进一步的检查和约束?


Unit 4:

Does your design meet timing?
Objects, Attributes, Collections
Constraints in a timing report
Timing arcs in a timing report
Control which paths are reported

Unit 5:

Summary Reports
Create a setup file and run script
Validate a run script
Getting to know your clocks

Unit 6

Debug the design clocks
Analysis types and back annotation
Additional checks and constraints
Conclusion



第二阶段 Design Compiler

Unit 1

* Introduction to Synthesis
* Setting Up and Saving Designs
* Design and Library Objects
* Area and Timing Constraints

Unit 2

* Partitioning for Synthesis
* Environmental Attributes
* Compile Commands
* Timing Analysis
* More Constraint Considerations

Unit 3

* More Constraint Considerations(lab)
* Multiple Clock/Cycle Designs
* Synthesis techniques and Flows
* Post-Synthesis Output Data
* Conclusion